# **Preparation Report LAB3**

# ADVANCED CPU ARCHITECTURE AND HARDWARE ACCELERATORS LAB

361.1.4693

Roy Kislev 206917064

Michael Grenader 208839845

יחד עם Control Unit המכיל יחידת מסוג multi-cycle מסוג CPU במעבדה או לבנות תכנון בסיסי של DEU במעבדה או רצינו לבנות מספר שידע להריץ מספר הוראות בסיסיות המצורפות Datapath

| Instruction<br>Format | Decimal<br>value | OPC  | Instruction          | Explanation                                         | N | Z | С |
|-----------------------|------------------|------|----------------------|-----------------------------------------------------|---|---|---|
| R-Type                | 0                | 0000 | add ra,rb,rc         | $R[ra] \le R[rb] + R[rc]$                           | * | * | * |
| 0.01 0.000            | 1                | 0001 | sub ra,rb,rc         | $R[ra] \le R[rb] - R[rc]$                           | * | * | * |
|                       | 2                | 0010 | nop                  | $R[0] \le R[0] + R[0]$                              | - | - | - |
|                       | 3                | 0011 | unused               |                                                     |   |   |   |
| J-Type                | 4                | 0100 | jmp offset_addr      | PC<=PC+1+offset_addr                                | - | - | - |
|                       | 5                | 0101 | jc /jhs offset_addr  | If(Cflag==1) PC<=PC+1+offset_addr                   | - | - | - |
|                       | 6                | 0110 | jnc /jlo offset_addr | If(Cflag==0) PC<=PC+1+offset_addr                   | - | - | - |
|                       | 7                | 0111 | unused               |                                                     |   |   |   |
| I-Type                | 8                | 1000 | mov ra,imm           | R[ra]<=imm                                          | - | - | - |
|                       | 9                | 1001 | ld ra,imm(rb)        | $R[ra] \le M[imm + R[rb]]$                          | - | - | - |
|                       | 10               | 1010 | st ra,imm(rb)        | $M[imm+R[rb]] \le R[ra]$                            | - | - | - |
|                       | 11               | 1011 | done                 | Signals to TB that DTCM content is ready to be read | - | - | - |

Note: \* The status flag bit is affected , - The status flag bit is not affected

המימוש של יחידת הבקרה התבצע באמצעות FSM מסוג FSM כפי שנלמד בקורס המקביל ויחידת המימוש של יחידת הבקרה, היחידה תבצע החידה מקבילית כך שבהינתן הקווי בקרה שיוצאים מיחידת הבקרה, היחידה תבצע את המתבקש בeycle הנוכחי של הפקודה.

- להלן המערכת שנרצה למממש



Figure 1: Overall DUT structure

– יחד עם קווי בקרה שונים CPUה מערכת שלנו תקבל 2 קבצי טקסט שישפיעו על פעילות

- Instructions קובץ שיכיל את כל הInstructions של התוכנית אותה נרצה להריץ, כאשר הפקודות ITCMinit.txt
   Program Memory מאתחל את הארחל א
- ישב הערך כלומר פיל את פיכיל את כל המידע שישב בתאי הזיכרון לפי הסדר כלומר בתא 0 ישב הערך DTCMinit.txt שיהיה בשורה הראשונה בקובץ וכך הלאה. מאתחל את הצורה הראשונה בקובץ וכך הלאה.

rst, clk, ena, done •

בסיום הרצת התוכנית המערכת תוציא קובץ טקסט שמכיל את זיכרון הDataMem של המערכת בסיום החוכנית יחד עם דגל done.

# Control Unit

דיאגרמת בלוק –

Signals Legend: Control, Status, Data to/from Test bench



קווי הבקרה שהוא מוציא לעבר הDatapath הם בצבע אדום, קווי הצבעה שהוא מוציא לעבר הDatapath הם בצבע אדום, קווי הבקרה שהוא מוציא לעבר הDatapath הם בצבע לאחר פענוח הפקודה מה TR הם בצבע כחול וקווי הTB הם בצבע ירוק.

#### תיאור המודול –

הוא החלק במערכת שניתן להקביל אותו למוח של המערכת, מטרתו היא לקבל את דגל Control Unit הוא החלק במערכת שניתן להקביל אותו למוח של המערכת, מטרתו היא לעלות קווי הפקודה אותה נרצה לבצע שהיא נגזרת מיידית מה IR (רגיסטר החוראה) ובהינתן הדגל הזה לעלות קווי הבקרה מתאימים בהתאם לFSM המצורף בהמשך, כאשר קווי הבקרה האלו עוברים ליחידת הTatapath (Datapath Unit ומכתיבים לה את אופן פעילותה.

כתוצאה מיחידות הUSA והISA המצורפת על יחידת הבקרה לבצע את ההוראות שלה בכמה מחזורים ברציפות המתוארות בFSM הבא –



ISA מכיל מספר סוגי פקודות בין היתר כתוצאה מהסוגים השונים של ההוראות המצורפות הFSMה
 Fetch, לשם כך חילקנו את הFSMהן למחזורים שקוראים אצל כולם (Rtype, Jtype, Itype, Itype).
 ולמחזורים שמתפלגים כתלות בסוג הפקודה שמגיעה –

. חישוב כתובת הפקודה הבאה לביצוע, וקריאת הפקודה הבאה לביצוע מהזיכרון. – Fetch

Datapath פיענוח הפקודה בליחידת הבקרה שהתאם לכך יודעת איזו הוראה לבצע וכך — Decode את איזה דגלים לעלות. כמו כך, הבאת ערכי הרגיסטרים בהם הפקודה משתמשת בחלק מהפקודות.

.OPC|Ra|Rb|Rc פקודות המכילות את המבנה הבא – Rtype

.OPC | מקודות המכילות את המבנה הבא - Jtype

.OPC|Ra|Rb|imm או OPC|Ra|imm או המכילות את המכילות את המכילות בקודות - Itype

# Datapath Unit

# דיאגרמת בלוק –



Figure 2: Datapath structure

#### תיאור המודול –

הוא החלק במערכת שניתן להקביל אותו לשרירים של המערכת, מטרתו היא לקבל את Datapath Unitה החלק במערכת שניתן להקביל אותו לשרירים של המערכת, מטרתו הפקודה הפקודה אותה נרצה לבצע מהmogMem וממנה לחלץ באמצעות של יחידה זו היא בהינתן קווי אותה נרצה לבצע ולהעבירה ליחידת הבקרה. כמו כן, מטרתה העיקרית של יחידה זו היא בהינתן קווי הבקרה לבצע את המודולים הסינכרוניים והא-סינכרוניים שיביאו לפעילות הפקודה הנדרשת.

נראה דוגמה של אחת הפקודות, נניח נרצה לבצע את הפקודה הבאה : 9202. כאשר נקרא את הנתון הנייל אל הראה דוגמה של אחת הפקודות, נניח נרצה לבצע את הפקודה הבאה ברינארי:

#### 1001001000000010

ומכאן נוכל לחלץ את הפורמט של ההוראה הדרושה:

$$ld\ r2, imm(r0): R[r2] <= M[2 + R[r0]]$$

בשלב ה-fetch נרצה להביא את הפקודה הדרושה אל תוך רגיסטר ההוראה, IR. מכאן גם יעלה דגל הסטטוס fetch בשלב ה- $\mathrm{Id}_{='1'}$ 

בשלב ה-decode, נרצה להוציא לבאס את ערך רגיסטר rb שבמקרה שלנו יהיה 0 (מאותחל להיות rb האותחל להיות יהיה לפרוא נתון הדהתחלה ונשים לב כי לפי הקוד של rb, רק רגיסטר procestar (מאופס בהתחלה, כלומר לא ניתן יהיה לקרוא נתון rb (RFout='1'-RFaddr="rocestar (שלה את rocestar ו-'rocestar (אורי שעון, בשלב בשלב המתאימה ל rocestar (אורי שעון שבבאס. rocestar (באס. כדי שבמחזור הבא rocestar (processar) בסוף הפספה בסוף להוציא את הערך שבמחזור הבא rocestar (processar)

בשלב ItypeState0, נרצה לבצע את החיבור של A עם ערך של גרצה את הכתובת שנרצה לקרוא (גרצה לבצע את החיבור של ALU) מזיכרון המוס כך את  $Imm2\_in='1'$  לבאס עם  $Imm2\_in='1'$  נוציא לשם כך את  $Imm2\_in='1'$  נוציא את החיבור עם את החיבור תהיה (גרצה שבמחזור הבא מוצא PEG-C), ובשלב זה תוצאת החיבור תהיה (גרוב אליו לבתוב אליו לבתוב אליו לבתוב אליו לבור, לכן נתן לו Imm+R[rb]. בנוסף גם נשנה את כתובת הרגיסטר של RF שנרצה לכתוב אליו לבומר "10".

בשלב בmadem, נרצה להוציא את תוצאת החיבור לכתובת שנרצה לקרוא ממנה בDataMem, נרצה להוציא את תוצאת החיבור לכתובת לכתובת החיבור (REG-C כדי שלא תהיה התנגשות התוצאה (מוצא REG-C) לבאס עם  $^{\prime}$  בבאס)

בשלב ItypeState2, נרצה להוציא את הערך בזיכרון בכתובת שחישבנו ([Imm+R[rb]], לכן נוציא את המידע בשלב R[ra], נרצה להוציא את הערך בזיכרון בסתובת החוצה לבאס עם  $mem_out=1$  (לא לשכוח  $mem_out=1$ ) כדי למנוע התנגשות), נרצה לכתוב לרגיסטר  $mem_out=1$ , לכן אפשור כתיבה עם  $mem_out=1$  (נחזור ש- $mem_out=1$ ) ונחזור  $mem_out=1$  ונחזור  $mem_out=1$  (בחזור  $mem_out=1$ ) ונחזור ש- $mem_out=1$  (בחזור  $mem_out=1$ ) ונחזור ש- $mem_out=1$  (בחזור  $mem_out=1$ ) ונחזור ש- $mem_out=1$  (בחזור  $mem_out=1$ ) ונחזור לשלב ה- $mem_out=1$  (בחזור  $mem_out=1$ ) ונחזור ש- $mem_out=1$  (בחזור  $mem_out=1$ ) ונחזור לשלב ה- $mem_out=1$ 

# תוצאות סימולציה

נחלק את תוצאות הסימולציה לשלושה:

- Control Unit סימולציה עבור ה
- Datapath Unit סימולציה עבור
  - סימולציה עבור המערכת כולה

## סימולציה עבור ה-Control Unit

במהלך סימולציה זו נעלה דגלים של פקודות שונות שהDatapath אמור להעביר לאחר ביצוע לאחר ביצוע במהלך סימולציה זו נעלה דגלים של פקודות שונות שהלחזורים הם קווי הבקרה שאנחנו מצפים שיהיו. מבדוק שקווי הבקרה שעולים בכל אחד מהמחזורים הם קווי הבקרה שאנחנו מצפים שיהיו עבור כל פקודה, נעלה את הדגל לאורך כמות הcycles שלוקח לה. להלן תוצאת כל הסימולציה כך שסדר  ${\rm add} \to {\rm nop} \to {\rm jrc} \to {\rm jrp} \to {\rm sub} \to {\rm mov} \to {\rm ld} \to {\rm done\_DM}$ 



כעת נסקור את כל הפקודות בנפרד ונוודא שהדגלים שעולים הם אכן כמצופה לפי הFSM המצורף.

### פקודת add –

.fetch ightarrow decode ightarrow Rtype\_0 ightarrow Rtype\_1 הבאים FSM הבאים add בפקודת add בפקודת הגלים –



fetch עולה כתוצאה מהגדרת עולה עולה כעכופ לאשר בארת מהגדרת מהגדרת מהגדרת מהגדרת מהעות לראות פקודת מכילה לעכופה לעכופה במהלכו במהלכה נרצה להכניס לואת ערך הפקודה לביצוע ולאחר מכין מתחיל שלב המהלכו נרצה מהאים אבל נרצה לנצל את הBUS גם בשום הזה לכן נשים רגיסטר על הBUS כדי שיכנס לרגיסטר A מהגדרת פעולת add. לאחר מכן, נשים על הBUS את הרגיסטר השני כדי שיכנס

לכניסת B של הLU ויתבצע החישוב "OPC" שמסמן חישוב. כמו כן במחזור זה נרצה שיעלה דגל C ויתבצע החישוב תכנס לרגיסטר C ובמחזור הבא והאחרון נרצה להוציא את תוצאת החישוב שמוחזקת ב $\rm C$  לתוך הBUS כדי שיכנס לרגיסטר דרך ה $\rm C$  ולכן נעלה את דגל BUS.

מקודת mov

-בפקודת + fetch  $\rightarrow$  decode הבאים FSM הבאים שנהיה במצבי שנהיה במצבי האלים הבאים מולציית הגלים

| Wave - Default                          |           |          |   |    |  |  |  |  |    |  |  |    |
|-----------------------------------------|-----------|----------|---|----|--|--|--|--|----|--|--|----|
| <b>\$</b> 1 <b>₹</b>                    | Msgs      |          |   |    |  |  |  |  |    |  |  |    |
| /tbcontrol/mov<br>/tbcontrol/Ain        | 1<br>0    | $\vdash$ | _ |    |  |  |  |  |    |  |  |    |
| /tbcontrol/Cin<br>/tbcontrol/Cout       | 0<br>0    |          |   |    |  |  |  |  |    |  |  |    |
| /tbcontrol/Imm1_in /tbcontrol/Imm2_in   | 0<br>0    |          |   |    |  |  |  |  |    |  |  |    |
| /tbcontrol/IRin<br>/tbcontrol/Mem_in    | 1<br>0    |          |   |    |  |  |  |  |    |  |  |    |
| /tbcontrol/Mem_out<br>/tbcontrol/Mem_wr | 0<br>0    |          |   |    |  |  |  |  |    |  |  |    |
| /tbcontrol/OPC /tbcontrol/PCin          | 1111<br>0 | 1111     |   |    |  |  |  |  |    |  |  |    |
|                                         | 01<br>11  | 01<br>01 |   | 11 |  |  |  |  | 10 |  |  | 01 |
|                                         | 0<br>0    |          |   |    |  |  |  |  |    |  |  |    |

fetch עולה כתוצאה מהגדרת ווחים לראות פקודת מהגדרת מכילה 2 cycles כאשר מהגדרת עולה עולה עולה מהגדרת המחיל את ערך הפקודה לביצוע ולאחר מכין מתחיל שלב המהלכו נרצה במהלכו נרצה להכניס לIR את ערך הפקודה לנצל את הBUS כך שנוכל כבר בשלב זה לבדוק שאם דגל הפקודה שעלה הוא מעביר את הערך מהמספר שנכנס דרך הmov לעבר הRF ולכן בפוס מנעלה את בדי להכניס את המספר שנכנס שנכנס לבוכיס ששמנו בBUS וכמו כן נעלה את המידע מהBUS לעבר הרגיסטר המתאים ששמנו בRFaddr.

# eקודת Id

להלן. fetch → decode → Itype\_0 → Itype\_1 → Itype\_2 הבאים FSMה נצפה שנהיה במצבי וd בפקודת Id הבאים המולציית הגלים –



פקודה זו מבצעת fetch- בשלב וות[ra] <= M[imm + R[rb]] נרצה להביא את הפקודה זו מבצעת מכאן וות כאן גם יעלה דגל הסטטוס המתאים של איזו פקודה נרצה לבצע, ווארישה אל תוך רגיסטר ההוראה, IR. מכאן גם יעלה דגל הסטטוס המתאים של איזו פקודה נרצה לבצע,  $\mathrm{Id}_{-'1'}$ 

בשלב ה-decode, נרצה להוציא לבאס את ערך רגיסטר rb שבמקרה שלנו יהיה 0 (מאותחל להיות 0 בשלב ה-decode, נרצה להוציא לבאס את ערך רגיסטר procestar מאופס בהתחלה, כלומר לא ניתן יהיה לקרוא נתון בהתחלה ונשים לב כי לפי הקוד של procestar, רק רגיסטר procestar ו-procestar ו-procestar ו-procestar (procestar) בשלב את הכתובת המתאימה לprocestar (procestar) את הערך שבמחנור הבא procestar (procestar)

בשלב ItypeState0, נרצה לבצע את החיבור של A עם ערך שלב גרצה את הכתובת שנרצה לקרוא (בשלב ItypeState0, נרצה לבצע את החיבור של ALU) פקודת חיבור עם Imm2\_in='1' לבאס עם Imm2 את החיבור עם Imm2. נוציא לשם כך את Imm4. נרצה שבמחזור הבא מוצא OPC=''0000'' את החיבור החיבור תהיה (בנוסף גם נשנה את כתובת הרגיסטר של RF שנרצה לכתוב אליו לבומר "Cin='1'. בנוסף גם נשנה את כתובת הרגיסטר של RF שנרצה לכתוב אליו לבומר "RFaddr=''10''

לכן נוציא (בשלב DataMema, נרצה להוציא את תוצאת החיבור לכתובת שנרצה לקרוא ממנה ב-ItypeState בשלב (גרצה להוציא עם ' $^{1\prime}$ -Ead (א לשכוח לוודא ש- $^{1\prime}$ -Imm2\_in=0 לבאס עם ' $^{1\prime}$ -באס (א לשכוח לוודא ש- $^{1\prime}$ -באס)

בשלב ItypeState2, נרצה להוציא את הערך בזיכרון בכתובת שחישבנו ([Imm+R[rb]], לכן נוציא את המידע בשלב R[ra], נרצה להוציא את הערך בזיכרון בסתובת החוצה לבאס עם r' (לא לשכוח r' (לא לשכוח r' (נרצה לכתוב לרגיסטר r' (נרצה לכתוב ל-r' (נרצה ש-r') ונחזור r' (עם r') ונחזור ש-r' (דוודא ש-r') ונחזור ש-r' (דוודא ש-r') ונחזור ש-r') ונחזור לשלב ה-r') ונחזור האירו בזיכרון בז

# סימולציה עבור ה-Datapath Unit

עבור הסימולציה הנ״ל, השתמשנו בreport בdataPath report עצמו כדי להדפיס את הסיגנלים וקווי הבקרה המתאימים כדי לדבג בצורה יעילה יותר, כך שנוכל לראות גם את ערכי הסיגנלים וגם את הזיכרונות – הן המתאימים לפי הFSM של קווי הבקרה את הדגלים המתאימים לפי הRegFile של קווי הבקרה שאמורים להיכנס לDataPath ונבדוק האם התקבלו ערכים תקינים כפי שהיינו מצפים מהפעולה לבצע.

#### בTB זה נבצע את הפעולות הבאות

```
Load\ r2 \leftarrow M[2+r0], Load\ r4 \leftarrow M[4+r0], Load\ r9 \leftarrow M[9+r0], Load\ r13 \leftarrow M[13+r0], Mov\ r1 \leftarrow 1
Add\ r2 \leftarrow r2 + r13, Add\ r3 \leftarrow r4 + r9, Sub\ r6 \leftarrow r2 - r3, Add\ r6 \leftarrow r1 + r0, Store\ M[15+0] \leftarrow r6
- 10
להלן הדגלים שעלו בתוכנית זו
```



ניתן לראות שאכן הדגלים התבצעו כראוי, כך שפעולת ה*decode*r התבצע כמצופה. כעת נראה שהתהליכים שהתבצעו בפעולות הם כמצופה.

- fetch שבמהלכו מתבצעת במחלכו הראשון שבמהלכו מתקיים. המקיים שמתבצעת באור שמתבצעת בל שמתבצעת ב $Ld\ r2 \leftarrow M[2+r0]$ 

```
# IRop =
# neg =
# Write Data to RF = 00000000000000000
# dataBus =
             00000000000000000
# WrAddrDataMem =
             UUUUUU
# Mem_wr =
# Cout =
# Cin =
# OPC =
        1111
# Ain =
# RFin =
# RFout =
# RFaddr =
        01
IRin =
# PCin =
```

ניתן לראות שהתקבלה במחזור הdecode מספר הפקודה של load מספר הפקודה של החזור של האת ניתן לראות שהתקבלה במחזור הfetcla מספר הפקודה של color + r0 על מנת למצוא את הכתובת המתאימה של תא הזיכרון, כלומר במקרה שלנו את color + r0 לבניס כבר בשלב הcolor + r0 (color + r0) את הערך של הרגיסטר color + r0 (color + r0) את הערך של הרגיסטר color + r0 (color + r0) שאנחנו נמצאים באים ב

ניתן לראות כי Ain וגם RFout למעלה, כמצופה. כעת במצב  $Itype\_o$  נתחיל בחישוב הכתובת של הזיכרון ולכן נרצה – Immediate

```
# Mem_wr = 0
# Cout = 0
# Cin = 1
# OPC = 0000
# Ain = 0
# RFin = 0
# RFin = 0
# RFout = 0
# PCs = 01
# Imm_in = 0
# Imm_in = 0
# Mem_in = 0
# Mem_out = 0
# Time: 1950 ns Iteration: 1
# Note: *********Datapath Deh
# time = 2050000 ps
# Immidate = 000000000000010
# A = 0000000000000010
# B = 000000000000010
# C = 0000000000000010
```

ניתן לראות שהחישוב התבצע כמו שצריך הוא כערך הבצה ניתן לראות שהחישוב התבצע כמו שצריך ניתן לראות שהחישוב הוא כערך הוא כערך הוא כמו כן, ניתן לראות שהחישוב חיבור. C כמו כן, ניתן לראות שהחישוב ברגיסטר C כתוצאה מהדגל C.

כעת במצב הבא  $Itype\_1$ , נרצה לקחת את מוצא רגיסטר C ולהכניס אותו בתור הכתובת ממנה נרצה לקרוא בזיכרון, כלומר לרגיסטר של קריאת הכתובת מהDataMem.

במצב הבא בערך שמצאנו להוציא את המידע המידע המידע ולשים והאחרון, נרצה להוציא את המידע המידע והתא ולעדב והאחרון, נרצה להוציא את המידע ההייסטר –

ניתן לראות שהערך שעל הBUS הוא הערך שנמצא בתא מספר 2 (הערך הערך שנמצא חישוב הBUS הוא 2 והוא אכן נמצא על הBUS. כמו כן, ערך זה הולך להיכנס לRF ברגיסטר המתאים כפי שניתן לראות בצהוב. כמו כן, ניתן - 2 בראות שאכן רגיסטר מספר 2 התעדכן להכיל את הערך - 2

```
# % Note: ******* Register File Content ******

# R[0] = 0000

# R[1] = XXXXX

# R[2] = XXXXX

# R[3] = XXXXX

# R[5] = XXXXX

# R[5] = XXXXX

# R[6] = XXXXX

# R[7] = XXXXX

# R[7] = XXXXX

# R[1] = XXXXX

# R[1] = XXXXX

# R[1] = XXXXX

# R[10] = XXXXX

# R[11] = XXXXX

# R[12] = XXXXX

# R[12] = XXXXX

# R[13] = XXXXX

# R[14] = XXXXX

# R[15] = XXXXX

# R[15] = XXXXX

# R[15] = XXXXX

# R[16] = XXXXX

# R[17] = XXXXX

# R[18] = XXXXX
```

– Register File שזה תוכן הload שיה התבצע עבור מספר רגיסטרים, ניתן לראות פה לאחר כל פקודות הload שזה תוכן

```
# ** Note: ********* Register File Content **
# R[0] = 0000
# R[1] = XXXX
# R[2] = 0002
# R[3] = XXXX
# R[4] = 0004
# R[5] = XXXX
# R[6] = XXXX
# R[6] = XXXX
# R[6] = XXXX
# R[7] = XXXX
# R[8] = XXXX
# R[8] = XXXX
# R[1] = XXXX
```

ניתן להמשיך ולעבור על כל הפקודות בTB ולראות שאכן הממומה מתבצע כמצופה. נראה בקובץ זה רק את תוכן ניתן להמשיך ולעבור על כל הפקודות בTB ולראות שאכן כל הערכים התהליך של המחזורים הקודמים לו, אך וידאנו בעצמנו שאכן כל הערכים -mov הם כמצופה. לאחר פקודת הTB

- אכן  $r2 \leftarrow 2 + 13 = 15 = 0$ ג נצפה שיהיה  $add \ r2 \leftarrow r2 + r13$ , ואכן

- אכן  $r3 \leftarrow 4 + 9 = 13 = 0$ ג נצפה שיהיה ממל  $add \ r3 \leftarrow r4 + r9$ , ואכן

```
- אכן r6 \leftarrow 15 - 13 = 2 נצפה שיהיה sub r6 \leftarrow r2 - r3, ואכן
```

- אכן  $r6 \leftarrow 1 + 0 = 1$  נצפה שיהיה  $add\ r6 \leftarrow r1 + r0$ , ואכן

```
Register File Content
R[0] = 0000
R[1] = 0001
R[2] = 000F
R[3] = 000D
R[4] = 0004
R[5] = XXXX
R[6] = 0002
R[7] = XXXX
R[8] = XXXX
R[8] = XXXX
R[9] = 0009
R[10] = XXXX
R[11] = XXXX
R[12] = XXXX
R[13] = 000D
R[14] = XXXX
R[15] = XXXX
R[15] = XXXX
R[16] = XXXX
R[17] = XXXX
R[18] = XXXX
R[18] = XXXX
R[18] = XXXX
R[18] = XXXX
```

- נצפה שיהיה M[15] + מואכן אכן store M[15+0] + (15) אכן אכן

ניתן לראות שאכן כל הפקודות ביצעו את התוכנית כפי שציפינו. כמו כן, בדקנו בצורה הזו את כל פקודות הISAו וכולן מתבצעות כנדרש.

### סימולציה עבור המערכת כולה

בסימולציה זו נרצה לאתחל את קבצי הtxt המתאימים, כלומר את קובץ הInstruction וקובץ אתחול בסימולציה זו נרצה לאתחל את קבצי הtxt המתאימים, כלומר את קובץ הפקודות שהכנסו שמותאמות לDataMem. לאחר אתחול זה, נוכל להריץ סט פקודות בהתאם לקובץ הפקודות שתבצעו כראוי הוא הן על שהכנסנו ולבדוק האם הפקודות מתבצעות כראוי. אופן הבדיקה האם הבדיקות התבצעו כראוי הוא הן על ידי מבט על ההדפסות שמתבצעות במהלך התוכנית והן על ידי בדיקת קובץ הtxt של התוכנית.

– בהתאם לתוכנית שהוצעה לנו בדף המשימה txt נאתחל את קבצי



- נזכור כי המשיה אמורה לבצע את הפסאודו קוד הבא

```
int arr[14]={0,1,2,3,4,5,6,7,8,9,10,11,12,13}
int res=0;

void main() {

    R[3] = arr[2]+arr[13];
    R[2] = arr[4]+arr[9];

    if(R[2] >= R[3])
        res=0;
    else
        res=1;
    loop_forever;
}
```

כאשר אוספר לתא מספר לאיכרון בעזרת פקודת פקודת מספר כאשר פארך והוא הערך מנצרב לאיכרון בעזרת אורך והוא הערך אורד מפקודת בעזרת מפקודת st M[E+r0]=r6 שמבצעת A60E

- r6 שהגיע שאכן הערך הערך התקבל חמספר סספר פיתן לראות לראות מספר מיתן התקבל הערך האוע מספר

| <b>П</b> ІТСМі                                                                                                               | nit × |                                                                                                      | DTCMinit | ×    |                                                                                                      | DTCMcor | ntent |
|------------------------------------------------------------------------------------------------------------------------------|-------|------------------------------------------------------------------------------------------------------|----------|------|------------------------------------------------------------------------------------------------------|---------|-------|
| File Edit                                                                                                                    | View  | File                                                                                                 | Edit     | View | File                                                                                                 | Edit    | View  |
| 9202<br>9404<br>9909<br>9D0D<br>8101<br>022D<br>0349<br>1623<br>5002<br>0610<br>4001<br>0600<br>A60E<br>B000<br>2000<br>4FFE |       | 9000<br>9001<br>9002<br>9003<br>9004<br>9006<br>9007<br>9008<br>9009<br>900A<br>900B<br>900C<br>900D |          |      | 0000<br>0001<br>000F<br>000D<br>0004<br>0005<br>0007<br>0008<br>0009<br>000A<br>000B<br>000C<br>000D |         |       |